ثبت نام در مجله
ورود به پنل کاربری
مهلت ارسال مقالات

آخرین مهلت ارسال مقالات برای دوره ۴ -شماره ۱۲ -آذر ماه ۱۴۰۳:

(۱۵ آذر ماه ۱۴۰۳)

 
بانک ها و نمایه ها


civilica

56454

tpbin

magiran

jref-fa

Irindexing

Untitled

 

قوانین

قانون بین المللی کپی رایت

 این نشریه تحت قانون بین المللی کپی رایت BY: Creative Commons  می‌باشد.

قوانین کمیتۀ اخلاق در انتشار

این نشریه تابع قوانین کمیتۀ اخلاق در انتشار (COPE) است و از آیین نامه اجرایی قانون پیشگیری و مقابله با تقلب در آثار علمی پیروی می نماید.

open access
دسترسی آزاد به مقالات نشریه
 
DOAJ
 
طراحی کنترل‌‌کننده مقاوم در برابر خطا برای ریزشبکه‌ها با استفاده از PLC
دوره 4، شماره ۱۱، ۱۴۰۳، صفحات 1 - 13
نویسندگان : محمود هژیر* 1

1 دانشگاه شهید بهشتی

چکیده :
طراحی کنترل‌کننده برای ریزشبکه‌ها یک موضوع چالش برانگیز است زیرا کنترل ریزشبکه علاوه بر پیچیدگی‌هایی که دارد در مقابل خطاها بسیار حساس بوده و در چنین شرایطی متحمل خسارت‌های سنگین می‌گردد. با توجه به اینکه وقوع خطاها در فرآیندهای کنترلی اجتناب‌ناپذیر می‌باشد و از طرفی هرگونه خطا در دریافت داده‌ها و اشتباه در انجام محاسبات خسارت سنگینی به بازیگران ریزشبکه وارد می‌کند، کنترل‌کننده آن باید مقاوت لازم در برابر خطاها را داشته باشد و ریزشبکه را به شرایط امن هدایت کند. در همین راستا در این مقاله با استفاده از PLC که قابلیت آن در کنترل فرآیندهای صنعتی مورد پذیرش همگان است،یک سیگنال ACE که شامل دو مجموعه حافظه برای تشخیص نوع خطا و آدرس به وقوع پیوستن آن می‌باشد فرمول بندی و معرفی می‌گردد و توسط آن برنامه کنترلی ریزشبکه به بلوک‌های با اولویت اجرای بالاتر منتقل می‌شود و با اجرای برنامه‌‌های واکنش سریع از سرایت خطا به قسمت‌های سالم ریزشبکه جلوگیری کرده و از توقف پردازشگر جلوگیری می‌کند. برای ارزیابی قابلیت سیگنال ACE معرفی شده در PLC از نرم‌افزارهای شبیه‌ساز PLC و همچنین متلب بهره برده می‌شود.
کلمات کلیدی :
ریزشبکه، PLC، سیگنال ACE، برنامه‌ریزی خطا